

Ano Letivo 2016/2017 – 1º Semestre

# **ELETRÓNICA**

Relatório 4º Trabalho de Laboratório

Curso

Licenciatura de Engenharia Informática e de Computadores (LEIC)

Docente

Engenheiro António Maçarico

Alunos

Tiago Castro, Nº 42647

Samuel Costa, № 43552

## Introdução

Este relatório, referente ao quarto de quatro trabalhos práticos, foi elaborado no âmbito da unidade curricular de Eletrónica e acompanha a implementação de um circuito Árbitro que determina, dados dois sinais de entrada, qual o que chega primeiro. Este trabalho constituiu uma aplicação dos conteúdos cobertos pelo terceiro trabalho prático (circuitos CMOS), bem como de outros aspetos da Eletrónica, nomeadamente a utilização de software de simulação, multímetro, fontes de tensão contínua, osciloscópio e gerador de funções para compreensão do funcionamento de um circuito.

Ao longo do documento apresenta-se (i) uma curta motivação em que se esclarece a aplicabilidade do circuito; (ii) uma explicação do seu funcionamento recorrendo a (ii.a) simulações, (ii.b) montagens e medições efetuadas em laboratório; e, por fim, (iii) uma breve reflexão sobre o trabalho realizado em que se discutem os resultados obtidos, explicitando-se duas conclusões referentes ao funcionamento do circuito árbitro.

### Motivação

Geralmente, um circuito árbitro não é usado isoladamente, isto é, faz parte de um todo para cujo fim concorre. Na conceção de projetos modulares, um módulo funcional pode ser desenhado de diversas maneiras. Vários circuitos cuja composição e funcionamento difira qualitativamente podem desempenhar a mesma função. Assim sendo, o projetista tem à sua disposição distintos tipos de solução. É então útil traçar uma distinção entre um circuito árbitro genérico e o circuito árbitro cujo funcionamento este relatório pretende elucidar.

Um árbitro é um dispositivo que pode ser usado para decidir o vencedor de corridas de duas pessoas, por exemplo. Em projetos de sistemas síncronos pode ser usado para atribuição de acesso a recursos partilhados. Em outras circunstâncias, pode ser usado para efetuar sincronização de clocks ou determinar se existem conflitos entre clocks num sistema em que, por exemplo, dois componentes com clocks em fase diferente tenham que escrever na memória.

De acordo com Branicky 1993¹, que adapta a definição e especificações técnicas fornecidas por Ward e Halstead 1989², genericamente, o árbitro é um dispositivo alojado numa caixa com dois botões de entrada, B₀ e B₁, e duas linhas de output, W₀ e W₁, que podem tomar os valores HIGH ou LOW. Possui também um botão de RESET. Depois de pressionar o botão de RESET, o output deverá ser W₀ HIGH e W₁ LOW, se B₀ for pressionado antes de B₁; e deverá ser B₀ LOW e B₁ HIGH, se B1 for pressionado antes de B₀. Tᵢ denota o instante em que o botão Bᵢ é pressionado. Basicamente, a função do árbitro é fazer uma escolha binária baseada no valor da variável continua T₀-T₁. Se a diferença for negativa, o output deverá ser B₀ HIGH e B₁ LOW; se for positiva o output deverá ser B₀ LOW e B₁ HIGH. Assim que o botão RESET é ativado, tanto B₀ como B₁ são levados a LOW. O árbitro respeita quatro especificações técnicas:

S1. O botão de RESET causa  $B_0$  e  $B_1$  serem levados a LOW, talvez depois de esperar por um tempo especificado, estado no qual permanece até um dos botões ser pressionado.

<sup>&</sup>lt;sup>1</sup> BRANICKY, MICHAEL STEPHEN. Why you can't build an arbiter. Laboratory for Information and Decision Systems – P2217. MIT Press, Cambridge, MA, 1993

<sup>&</sup>lt;sup>2</sup> STEPHEN A. WARD AND ROBERT H. HALSTEAD. Computation Structures. MIT Press, Cambridge, MA, 1989.

- S2. Pressionar um ou ambos os botões, resulta, depois de um intervalo de, no máximo, T<sub>d</sub> unidades, no output ser ou B<sub>0</sub> HIGH e B<sub>1</sub> LOW ou B<sub>0</sub> LOW e B<sub>1</sub> HIGH; os sinais de output permanecem no estado em que estão até ao botão de RESET ser ativado.
- S3. Se  $B_0$  for pressionado  $T_a$  segundos ou mais antes de  $B_1$ , então o output será  $B_0$  HIGH e  $B_1$  LOW, indicando que  $B_0$  foi pressionado primeiro. Semelhantemente, se  $B_1$  for pressionado  $T_a$  ou mais segundos antes de  $B_0$ , então o output será  $B_0$  LOW e  $B_1$  HIGH, indicando que  $B_1$  foi pressionado primeiro.
- S4. Se B0 e B1 são pressionados num intervalo de T<sub>a</sub> segundos um do outro, o output será ou B<sub>0</sub> HIGH e B<sub>1</sub> LOW ou B<sub>0</sub> LOW e B<sub>1</sub> HIGH don't care após o intervalo de T<sub>d</sub> segundos.

Em eletrónica e sistemas digitais, o problema de arbitragem entre dois ou vários sinais tem sido amplamente estudado, continuando a despertar interesse. Entretanto, considerações sobre o estado desta discussão e um relato dos diferentes argumentos empregues está fora do âmbito deste trabalho.

De facto, ao circuito estudado foram adicionadas resistências em série com as entradas, para impedir que o circuito se encontre em estados indefinidos. Adicionalmente, os testes efetuados não tiveram em conta intervalos de tempo muito curtos entre a ativação dos dois sinais de entrada, que poderiam desafiar a fiabilidade dos resultados obtidos.

O circuito árbitro em estudo não possui um botão de RESET, portanto, ao contrário do que acontece num circuito árbitro genérico, em que, uma vez ativas, as saídas se mantêm até que seja pressionado RESET, as saídas respondem instantaneamente às mudanças nas entradas.

Ou seja, não cumpre com a especificação S1, ie, uma vez que o sinal de uma das entradas mude, um ou ambos os sinais de saída podem mudar, como veremos a seguir.

Este circuito foi implementado à custa de transístores MOSFET dos tipos P e N. No diagrama seguinte é apresentada a estrutura do circuito:



Diagrama do circuito arbiter - LTSpice

Recorrendo a 6 pares de MOSFET P/N presentes no CI 4007, e usando dois circuitos integrados, o circuito foi montado em breadboard. A montagem obedeceu ao PIN-OUT apresentado na figura:



PIN-OUT da montagem; Acima - Chip1; Abaixo - Chip2

## Explicação do funcionamento do circuito

1.a) Recorrendo ao programa LTSpice e aos ficheiros fornecidos, foram introduzidos sinais In1 e In2 que permitissem observar em todos os seus estados de funcionamento. Para In1 e In2 foram consideradas duas ondas quadradas com as seguintes características. T<sub>In1</sub>=1ms, T<sub>In2</sub>=2ms Duty-Cycle<sub>In1</sub>=66,6%, Duty-Cycle<sub>In2</sub>=50%, t<sub>delayIn2</sub>=0,666ms.



dados de entrada da simulação

Foi efetuada simulação transient para 1 período dos sinais e obtido o seguinte gráfico:



Azul: VIn2; Verde: VIn1; Vermelho: VOut1; Ciano: VOut2

Observou-se o comportamento de VOut1 e VOut2 ao longo do tempo:

- i) Começando o teste, e estando ambos os sinais de entrada a LOW, os sinais de saída estão a LOW;
- ii) Quando In1 é levado a HIGH, estando In2 LOW, Out1 fica a HIGH, o que é coerente com o esperado, pois In1 é ativado antes de In2, que não está ativo;
- iii) Passando In2 a HIGH, os sinais Out1 e Out2 mantêm-se, pois In1 chegou primeiro;
- iv) Quando In1 passa a LOW e In2 se mantém HIGH, Out1 passa a LOW e Out2 a HIGH, pois In2 chegou primeiro;
- v) Passando In1 a HIGH de novo, as saídas não mudam;
- vi) Assim que In2 passa a LOW, Out2 passa a LOW, e Out1 passa a HIGH.

b) Em laboratório, colocaram-se resistências para a massa nas entradas In1 e In2 (R<sub>1</sub>= 1,2k $\Omega$  e R<sub>2</sub>= 1,0k $\Omega$  respetivamente), para garantir que não ficam num estado indefinido.

Foi usada fonte de tensão DC para aplicar tensão V<sub>DD</sub>=5V ao circuito.



fonte de tensão DC

Ligaram-se In1 e In2 às margens da breadboard, e efetuaram-se transições "manuais" das tensões nas duas entradas. De seguida, mediram-se valores de tensão com multímetro para os diferentes estados de funcionamento do circuito.

| VIn1  | VIn2  | VOut1 | VOut2 |
|-------|-------|-------|-------|
| 0V    | 0V    | 0V    | 0V    |
| 5,00V | 0V    | 5,02V | 0V    |
| 5,00V | 5,00V | 5,01V | 0V    |
| 0V    | 5,00V | 0V    | 5,02V |
| 5,00V | 5,00V | 0V    | 5,00V |
| 5,00V | 0V    | 5,01V | 0V    |

O 1º caso testado corresponde a um estado de funcionamento do circuito em que nenhum dos sinais de entrada está ativo, e, como tal, nenhuma das saídas está ativa.

O 3º e o 5º caso testados correspondem a um estado em que, apesar de os dois sinais de entrada estarem ativos, um dos sinais chegou primeiro que o outro. Assim, no 3º In1 chega primeiro, e no 5º In2 chega primeiro. O 2º, 4º e 6º caso correspondem a estados de funcionamento do circuito em que apenas um dos sinais de entrada está ativo, o que leva a saída índice desse sinal a HIGH.

2.Ligou-se uma resistência ( $R_3$ =1,0 $k\Omega$ ) e um led em série com Out1, e 1 resistência ( $R_4$  = 1,0 $k\Omega$ ) e um led em série com Out2 e testou-se o funcionamento do circuito para os casos que se seguem.

|        | VIn1  | VIn2  | VOut1 | VOut2 |
|--------|-------|-------|-------|-------|
| caso 1 | 5,01V | 0V    | 4,83V | 0V    |
| caso 2 | 5,02V | 5,01V | 4,79V | 0V    |
| caso 3 | 0V    | 5,00V | 0,01V | 3,80V |
| caso 4 | 5,00V | 5,01V | 0V    | 3,78V |



Caso 1 – In1 HIGH e In2 LOW



caso 2- In1 HIGH e In2 HIGH



Caso 3 – In1 LOW e In2 HIGH



caso 4 – In1 HIGH; In2 HIGH

3. Com gerador de funções foi gerado um sinal In1 tal que  $V_{In1} = (\frac{VDD}{2}) + (\frac{VDD}{2}) \cdot \sin(\omega t)$ . Foi ligado In2 a GND. Foi ligado In1 a CH1 do osciloscópio e Out1 a CH2 do osciloscópio.



gerador de funções



Sinal de f(t) = VIn1 no osciloscópio



Detalhe de VIn1



O circuito nas condições em teste

Foi observado no osciloscópio o gráfico de VOut1.



Gráfico de VOut1 no osciloscópio



Detalhe do gráfico de VOut1 no osciloscópio

Constatou-se que quando VIn1>2,5V => VOut1=2V e que quando VIn1<2,5V => VOut1=- 3V.

4.a) Foi efetuada simulação DCSweep com VIn2 = 0 e VIn1 ∈ [0,VDD]. Para se expressar VOut1 em função de VIn1, obteve-se o seguinte gráfico:



Verde: f(VIn1)=VOut1

Valores de saída high e low

 $V_{OH}=5V$ 

 $V_{OL}=0V$ 

Valores de entrada high e low

 $V_{IH} = 2,243V$ 

 $V_{1L} = 2,242V$ 

Com base nesses valores, calculou-se margem de ruído para valores high e low

 $NM_H = V_{OH} - V_{IH} = 5-2,243 = 2,757V$ 

 $NM_L = V_{IL} - V_{OL} = 2,242 - 0 = 2,242V$ 

Ponto de Comutação

 $V_{SP} = 2,2423910 \text{ V}$ 

b) No laboratório, usou-se o gerador de funções para gerar uma onda quadrada tal que  $V_{In1max}$ =5V e  $_{VIn1min=0V}$ , foi medida a característica da transferência de tensão (VTC), ativando-se o modo X-Y e o modo ALT do separador vertical do osciloscópio. Dessa forma, observou-se o gráfico de VOut1 = f(VIn1), com VIn2 = 0 V e VIn1  $\in$  [0,VDD]



Gráfico de f(VIn1)=VOut1 no osciloscópio - curva de transferência

Quando VIn1 (eixo das abcissas), é menor que 2,5V, VOut1=0V (eixo das ordenadas), e quando VIn1 é maior que 2,5V e menor que 5V (o máximo de tensão para esse sinal), VOut1 é igual a 5V.



detalhe do gráfico de f(VIn1) = VOut1 1

Analisou-se o estado de funcionamento dos transístores para VIn1>2,5V e VIn2=0, para fornecer uma explicação dos valores obtidos.

|        | MPA1 | MPB1 | MPA2 | MPB2 | MPO1 | MPO2 |
|--------|------|------|------|------|------|------|
| ON/OFF | OFF  | OFF  | ON   | ON   | ON   | OFF  |
|        | MNA1 | MNB1 | MNA2 | MNB2 | MNO1 | MNO2 |
| ON/OFF | ON   | ON   | OFF  | OFF  | OFF  | ON   |

Neste caso, existe caminho entre entre VDD e Out1 por NAND2 (MPA2 ou MPB2) e MPO1.

Como NAND2OUT = VDD e MPA1 e MPB1 estão OFF, NO1 = 0V. Sendo assim, MPO1 está ON, portando NO2 passa para Out1, portanto VOut1 = VDD= 5V, como observado por intermédio de medição com multímetro.

Para VIn1<2,5V e VIn2=0V, reconstituiu-se o funcionamento dos transístores a partir dos resultados obtidos. Assim, como VOut1 = 0V, NO2=VDD e NO1=VDD ou NO2=0V. Como VIn2=0V, NO2=VDD. Logo, NO1 = VDD. Assim, MPA1 está ON. Portanto, não há caminho entre VDD e Out1. Mas como MNO1 está ON, há caminho entre GND e Out1. Assim, VOut1=0V.

|        | MPA1 | MPB1 | MPA2 | MPB2 | MPO1 | MPO2 |
|--------|------|------|------|------|------|------|
| ON/OFF | ON   | OFF  | ON   | ON   | OFF  | OFF  |
|        | MNA1 | MNB1 | MNA2 | MNB2 | MNO1 | MNO2 |
| ON/OFF | OFF  | ON   | OFF  | OFF  | ON   | ON   |

De facto, os resultados obtidos em laboratório diferem ligeiramente dos resultados obtidos por simulação neste ponto. Por simulação constatou-se que o ponto de comutação seria aproximadamente 2,24V. Em laboratório, o valor encontrado foi 2,5V. Concluiu-se que pode ter ocorrido por duas razões: o simulador recorre a versões idealizadas dos componentes que disponibiliza, portanto os resultados obtidos por simulação podem, em alguns casos, diferir das medições realizadas em laboratório; por outro lado, os sinais de In1 usados na simulação e com recurso ao gerador de sinais, eram ondas com características de variação diferente, ie, em simulação usou-se uma onda DC que percorre-se o intervalo 0 a 5V, e em laboratório, usou-se uma onda quadrada de componente contínua 2,5, com V<sub>In1min</sub>=0V, e V<sub>In1max</sub>=5V.

#### Conclusões

O circuito árbitro foi montado e testado em sala de aula. Os resultados obtidos por simulação e nas medições em laboratório encontram-se em conformidade com o enunciado.

Como resultado do trabalho desenvolvido, há duas conclusões que se podem avançar. (i) Uma referente à fiabilidade dos resultados obtidos face à natureza dos sinais de entrada; e (ii) outra sobre a impossibilidade de generalização da explicação do funcionamento deste circuito a todas as implementações do circuito árbitro.

- (i) Como mostrado pela curva de transferência de tensão, quando In2=0V, para um valor de VIn1 ∈[0,5V], VOut1 corresponderá sempre a um valor lógico definido salvo para VIn1 entre VIL e VIH. Para este circuito, esse intervalo é muito curto, pelo que, se apenas uma das entradas for ativada, o resultado indicado pelas saídas disfruta de elevada fiabilidade, admitindo uma gama considerável de valores de entrada In1. O mesmo seria válido para VOut2 se considerado VIn1=0V e VIn2∈[0,5V];
- (ii) Como dito anteriormente, considerações mais amplas sobre o problema do árbitro e dificuldades de implementação de um árbitro síncrono ou assíncrono saem do âmbito deste trabalho. De facto, as circunstâncias sob as quais se trabalhou, permitiram desprezar muitos dos aspetos problemáticos da implementação de um árbitro, desde já o facto de as saídas reagirem quase instantaneamente às entradas ao invés de permanecerem ativas até que seja pressionado RESET. No entanto, constatou-se que na literatura sobre este problema, certos autores que defendem a impossibilidade de construir um árbitro assíncrono fiável fazem repousar a sua argumentação no facto de o domínio dos tempos de ativação dos sinais de entrada (variável contínua) e o domínio dos sinais de entrada e saída do circuito (variáveis discretas que podem tomar valores lógicos 0 ou 1) serem diferentes. Como os testes em laboratório envolveram transições manuais dos sinais de entrada, não se testou os tempos de resposta dos componentes com que se trabalhou, e outras grandezas que afetariam as saídas do circuito. Adicionalmente, a utilização de resistências em série com os sinais de entrada permitiu desprezar tensões muito baixas que influenciassem o estado do circuito. Posto isto, ressalva-se que este estudo decorreu em circunstâncias muito particulares, pelo que as conclusões retiradas não são extensíveis ao circuito árbitro de um modo geral.